CDCU877ARHARG4

Texas Instruments
595-CDCU877ARHARG4
CDCU877ARHARG4

制造商:

说明:
时钟驱动器及分配 1.8v PLL Clock Drive r ALT 595-CDCU877AR ALT 595-CDCU877ARHAR

ECAD模型:
下载免费库加载程序,将此文件转换,以供您的ECAD工具使用。了解详情。

供货情况

库存:
无库存
生产周期:
6 周 预计工厂生产时间。
最少: 2500   倍数: 2500
单价:
¥-.--
总价:
¥-.--
预估关税:
此产品免运费

定价 (含13% 增值税)

数量 单价
总价
整卷卷轴(请按2500的倍数订购)
¥40.9399 ¥102,349.75
5,000 报价

备用包装

制造商零件编号:
包装:
Reel, Cut Tape, MouseReel
供货情况:
库存量
单价:
¥90.9876
最小:
1
制造商零件编号:
包装:
Reel, Cut Tape, MouseReel
供货情况:
库存量
单价:
¥87.5976
最小:
1

类似产品

Texas Instruments CDCU877ARHAR
Texas Instruments
时钟驱动器及分配 1.8v PLL Clock Drive r A 595-CDCU877ARHA A 595-CDCU877ARHAT

产品属性 属性值 选择属性
Texas Instruments
产品种类: 时钟驱动器及分配
RoHS:  
VQFN-40
CDCU877A
- 40 C
+ 85 C
Reel
商标: Texas Instruments
组装国: Not Available
扩散国家: Not Available
原产国: MY
湿度敏感性: Yes
安装风格: SMD/SMT
产品: Clock Drivers
产品类型: Clock Drivers & Distribution
工厂包装数量: 2500
子类别: Clock & Timer ICs
类型: Differential
单位重量: 104 mg
找到的产品:
要显示类似产品,至少选中一个复选框
要显示该类别下的类似产品,请至少选中上方的一个复选框。
已选择的属性: 0

                        
The G4 and E4 suffixes were added for ROHS conversion. The
G4 and E4 parts are exactly the same as the original parts
without the G4 or E4 suffix.

For lead-frame-based devices, the RoHS-compliant solution
is backward-compatible with lead-based processes; so the
same part is shipped regardless of whether a unique part
number or a standard part number is ordered.

Lead-frame-based unique part numbers will consist of the
standard part number plus a two-character suffix (usually
E4 or G4, sometimes E3, E6, G3 or G6).

"E" = RoHS-compliant

"G" = Green (RoHS-compliant and no Br/Sb)

Please contact a Mouser Technical Sales Representative for
further information.


5-1011-9

此功能要求启用JavaScript。

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
85423999
ECCN:
EAR99

CDCU877锁相环时钟驱动器

Texas Instruments CDCU877锁相环时钟驱动器是一款高性能、低抖动、低偏斜、零延迟缓冲器。它将一个时钟输入差分对(CK、CK)分配给10个时钟输出差分对(Yn、Yn)和1个反馈时钟输出差分对(FBOUT、FBOUT)。时钟输出由输入时钟 (CK、/CK)、反馈时钟(FBIN、/FBIN)、LVCMOS控制引脚(OE、OS)和模拟电源输入 (AVDD) 控制。当OE为低电平时,除FBOUT、/FBOUT外,其他时钟输出均被禁用,同时内部PLL保持其锁定频率。OS(输出选择)是一个程序引脚,必须与GND或VDD 绑定。当OS为高电平时,OE功能如前所述。当OS和OE均为低电平时,OE不会影响Y7、/Y7,因为它们是自由运行的。当AVDD 接地时,锁相环 (PLL) 将被关闭并旁路,以便进行测试。